ZHCSPN1A December 2023 – October 2024 TAD5142
PRODUCTION DATA
| 參數 | 測試條件 | 最小值 | 標稱值 | 最大值 | 單位 | ||
|---|---|---|---|---|---|---|---|
| 線路輸出/耳機回放的 DAC 性能 | |||||||
| 滿量程輸出電壓 | OUTxP 和 OUTxM 之間的差分輸出,AVDD = 3.3V | 2 | VRMS | ||||
| OUTxP 和 OUTxM 之間的差分輸出,AVDD = 1.8V | 1 | ||||||
| 單端輸出,AVDD = 3.3V | 1 | ||||||
| 單端輸出,AVDD = 1.8V | 0.5 | ||||||
| OUTxP 和 OUT1M 之間的偽差分輸出,具有外部共模檢測,AVDD = 3.3V | 1 | ||||||
| OUTxP 和 OUT1M 之間的偽差分輸出,具有外部共模檢測,AVDD = 1.8V | 0.5 | ||||||
| SNR | 信噪比,A 加權(1)(2) | 差分輸出,0dBFS 信號,AVDD = 3.3V | 110 | dB | |||
| 單端輸出,0dBFS 信號,AVDD = 3.3V | 107 | ||||||
| 偽差分輸出,0dBFS 信號,AVDD = 3.3V | 107 | ||||||
| 差分輸出,0dBFS 信號,AVDD = 1.8V | 109 | ||||||
| 單端輸出,0dBFS 信號,AVDD = 1.8V | 104 | ||||||
| 偽差分輸出,0dBFS 信號,AVDD = 1.8V | 103 | ||||||
| DR | 動態范圍,A 加權(2) | 差分輸出,-60dBFS 信號,AVDD = 3.3V | 110 | dB | |||
| 單端輸出,-60dBFS 信號,AVDD = 3.3V | 107 | ||||||
| 偽差分輸出,-60dBFS 信號,AVDD = 3.3V | 107 | ||||||
| 差分輸出,-60dBFS 信號,AVDD = 1.8V | 109 | ||||||
| 單端輸出,-60dBFS 信號,AVDD = 1.8V | 104 | ||||||
| 偽差分輸出,-60dBFS 信號,AVDD = 1.8V | 103 | ||||||
| THD+N | 總諧波失真(2) | 差分輸出,-1dBFS 信號,AVDD = 3.3V | –100 | dB | |||
| THD+N | 總諧波失真(2) | 單端輸出,-1dBFS 信號,AVDD = 3.3V | -96 | dB | |||
| 耳機負載范圍(3) | 8 | 16 | 300 | Ω | |||
| 耳機/線路輸出電容負載 | 0 | 100 | 550 | pF | |||
| 線路輸出負載范圍 | 600 | Ω | |||||
| DAC 通道其他參數 | |||||||
| 輸出偏移 | 0 輸入,差分線路輸出 | 0.5 | mV | ||||
| 輸出共模 | OUTxP 和 OUTxM 的共模電平 AVDD = 1.8V | 0.9 | V | ||||
| 輸出共模 | OUTxP 和 OUTxM 的共模電平 AVDD = 3.3V | 1.65 | V | ||||
| 共模誤差 | 共模電壓下的直流誤差 | ±10 | mV | ||||
| 輸出信號帶寬 | 20 | kHz | |||||
| 輸入數據字長 | 引腳可選 | 24 | 32 | 位 | |||
| 通道間隔離 | -120 | dB | |||||
| 增益誤差 | 0.1 | dB | |||||
| 通道間增益不匹配 | 0.1 | dB | |||||
| 通道間相位不匹配 | 1kHz 正弦信號 | 0.01 | 度 | ||||
| PSRR | 電源抑制比 | 100mVPP,AVDD 上 1kHz 正弦信號,差分輸入,0dB 通道增益 | 110 | dB | |||
| Pout | 輸出電力輸送 | 接收器/耳機 RL= 16Ω,在差分或偽差分模式下 THD+N <1% | 62.5 | mW | |||
| 數字 I/O | |||||||
| VIL | 低電平數字輸入邏輯電壓閾值 | 所有數字引腳,IOVDD 1.8V 運行電壓 | -0.3 | 0.35 x IOVDD | V | ||
| 所有數字引腳,IOVDD 3.3V 運行電壓 | -0.3 | 0.8 | |||||
| VIH | 高電平數字輸入邏輯電壓閾值 | 所有數字引腳,IOVDD 1.8V 運行電壓 | 0.65 x IOVDD | IOVDD + 0.3 | V | ||
| 所有數字引腳,IOVDD 3.3V 運行電壓 | 2 | IOVDD + 0.3 | |||||
| VOL | 低電平數字輸出電壓 | 所有數字引腳,IOL = –2mA,IOVDD 1.8V 運行 | 0.45 | V | |||
| 所有數字引腳,IOL = –2mA,IOVDD 3.3V 運行電壓 | 0.4 | ||||||
| VOH | 高電平數字輸出電壓 | 所有數字引腳,IOH = 2mA,IOVDD 1.8V 運行電壓 | IOVDD – 0.45 | V | |||
| 所有數字引腳,IOH = 2mA,IOVDD 3.3V 運行電壓 | 2.4 | ||||||
| IIL | 數字輸入的輸入邏輯低電平泄漏電流 | 所有數字引腳,輸入 = 0V | -5 | 0.1 | 5 | μA | |
| IIH | 數字輸入的輸入邏輯高電平泄漏電流 | 所有數字引腳,輸入 = IOVDD | -5 | 0.1 | 5 | μA | |
| CIN | 數字輸入的輸入電容 | 所有數字引腳 | 5 | pF | |||
| RPD | 置位時數字 I/O 引腳的下拉電阻 | 20 | kΩ | ||||
| 典型電源電流消耗 | |||||||
| IAVDD | 睡眠模式或低功耗模式下的電流消耗 | 所有外部時鐘已停止,MD3 引腳接地,AVDD = 3.3V | 0.8 | mA | |||
| IIOVDD | 所有外部時鐘已停止,MD3 引腳接地,IOVDD = 3.3V | 0.6 | μA | ||||
| IIOVDD | 所有外部時鐘已停止,MD3 引腳接地,IOVDD = 1.8V | 0.2 | |||||
| IAVDD | DAC 至耳機 2 通道在 fS 16kHz、I2S 目標模式、BCLK = 64 × fS 下運行時的電流消耗 | AVDD = 3.3V | 16.4 | mA | |||
| IIOVDD | IOVDD = 3.3V | 0.06 | |||||
| IIOVDD | IOVDD = 1.8V | 0.03 | |||||
| IAVDD | DAC 至耳機 2 通道在 fS 48kHz、I2S 目標模式、BCLK = 64 × fS 下運行時的電流消耗 | AVDD = 3.3V | 20 | mA | |||
| IIOVDD | IOVDD = 3.3V | 0.06 | |||||
| IIOVDD | IOVDD = 1.8V | 0.03 | |||||
| IAVDD | DAC 至線性輸出 2 通道在 fS 16kHz、I2S 目標模式、BCLK = 64 × fS 下運行時的電流消耗 | AVDD = 3.3V | 16.4 | mA | |||
| IAVDD | DAC 至線性輸出 2 通道在 fS 48kHz、I2S 目標模式、BCLK = 64 × fS 下運行時的電流消耗 | AVDD = 3.3V | 17 | mA | |||
| IIOVDD | IOVDD = 3.3V | 0.06 | |||||
| IIOVDD | IOVDD = 1.8V | 0.02 | |||||