ZHCSPM6A December 2023 – November 2024 TAC5142
PRODUCTION DATA
IOVDD 和 AVDD 電源軌之間的電源序列可以按任何順序應用。MD0 引腳應與電源一起提供,并且一旦電源穩定到建議的工作電壓電平,該引腳就應該保持穩定。只有在所有其他模式引腳(MD1 至 MD5)也穩定后,才能啟動時鐘來初始化器件。
對于電源加電要求,t1、t2 和 t3 必須至少為 2ms 才能讓器件初始化內部設置。有關器件電源穩定至建議的工作電壓電平后,該器件如何在各種模式下運行的詳細信息,請參閱節 7.3.1。對于電源斷電要求,t4、t5 和 t6 必須至少為 10ms。該時序(如圖 8-6 所示)允許器件慢慢降低錄制和播放數據的音量,關閉模擬和數字塊,以及將器件置于低功耗模式。
確保電源斜坡速率低于 0.1V/μs,并且斷電和上電事件之間的等待時間至少為 100ms。
TAC5142 通過集成片上數字穩壓器、DREG 和內部模擬穩壓器,支持單 AVDD 電源運行。