ZHCSUR6O January 1993 – July 2025 SN74LVC112A
PRODUCTION DATA
請參考 PDF 數據表獲取器件具體的封裝圖。
這款雙路負邊沿觸發式 J-K 觸發器需在 1.65V 至 3.6V VCC 下運行。
預設 (PRE) 或清零 (CLR) 輸入端的低電平會設置或復位輸出,不受其他輸入端的電平的影響。當 PRE 和 CLR 處于非有效狀態(高電平)時,滿足設置時間要求的 J 和 K 輸入端數據將在時鐘脈沖的負向邊沿傳輸到輸出端。時鐘觸發出現在一個特定電壓電平上,并且不與時鐘脈沖的上升時間直接相關。經過保持時間間隔后,可以更改 J 和 K 輸入端的數據而不影響輸出端的電平。SN74LVC112A 可通過將 J 和 K 連接到高電平來作為切換觸發器運行。
輸入可以由 3.3V 或 5V 器件驅動。此功能允許在 3.3V/5V 的混合系統環境中將此類器件用作轉換器。