ZHCSXS3 January 2025 SN54SC8T139-SEP
PRODUCTION DATA
器件設(shè)計(jì)用于需要極短傳播延遲時(shí)間的高性能存儲(chǔ)器解碼或數(shù)據(jù)路由應(yīng)用。在高性能存儲(chǔ)系統(tǒng)中,此類解碼器有助于最大限度地消除系統(tǒng)解碼的影響。與使用高速使能電路的高速存儲(chǔ)器一同使用時(shí),這些解碼器的延遲時(shí)間和存儲(chǔ)器的使能時(shí)間通常小于存儲(chǔ)器的典型存取時(shí)間。這意味著解碼器引起的有效系統(tǒng)延遲可以忽略不計(jì)。
器件在單個(gè)封裝中包含兩個(gè)獨(dú)立的 2 線至 4 線解碼器。低電平有效使能 (G) 輸入可在多路信號(hào)分離應(yīng)用中用作數(shù)據(jù)線路。這些解碼器/多路信號(hào)分離器具有全緩沖輸入,每個(gè)輸入只代表其驅(qū)動(dòng)電路的一個(gè)標(biāo)準(zhǔn)化負(fù)載。