ZHCSXQ5H June 1998 – January 2025 SN54AHCT123A , SN74AHCT123A
PRODUCTION DATA
請參考 PDF 數據表獲取器件具體的封裝圖。
圖 3-1 SN54AHCT123A J 或 W 封裝;SN74AHCT123A D、DB、DGV、N、NS 或 PW 封裝(頂視圖)
圖 3-2 SN54AHCT123A FK 封裝(頂視圖)| 引腳 | I/O1 | 說明 | |
|---|---|---|---|
| 名稱 | 編號 | ||
| 1 A | 1 | I | 當 1B = H 時,通道 1 下降沿觸發輸入;其他輸入方式時,保持低電平 |
| 1B | 2 | I | 當 1 A = L 時,通道 1 上升沿觸發輸入;其他輸入方式時,保持高電平 |
| 1 CLR | 3 | I | 當 1 A = L 并且 1 B = H 時,通道 1 上升沿觸發;其他輸入方法時,保持高電平;輸出期間,可通過驅動低電平的方式,縮短脈沖長度 |
| 1 Q | 4 | O | 通道 1 反相輸出 |
| 2Q | 5 | O | 通道 2 輸出 |
| 2Cext | 6 | — | 通道 2 外部電容負連接 |
| 2Rext/Cext | 7 | — | 通道 2 外部電容和電阻器結連接 |
| GND | 8 | — | 接地 |
| 2 A | 9 | I | 當 2B = H 時,通道 2 下降沿觸發輸入;其他輸入方式時,保持低電平 |
| 2B | 10 | I | 當 2 A = L 時,通道 2 上升沿觸發輸入;其他輸入方式時,保持高電平 |
| 2 CLR | 11 | I | 當 2 A = L 并且 2 B = H 時,通道 2 上升沿觸發;其他輸入方法時,保持高電平;輸出期間,可通過驅動低電平的方式,縮短脈沖長度 |
| 2 Q | 12 | O | 通道 2 反相輸出 |
| 1Q | 13 | O | 通道 1 輸出 |
| 1Cext | 14 | — | 通道 1 外部電容負連接 |
| 1Rext/Cext | 15 | — | 通道 1 外部電容和電阻器結連接 |
| VCC | 16 | — | 電源 |