ZHCSNI1A December 2023 – February 2025 LMK5C33414A
PRODUCTION DATA
如果 VDD 內核電源以非單調方式斜升,或在 0V 至 3.135V 的緩慢斜坡時間內持續(xù)超過 100ms,TI 建議延遲 VCO 校準,直至所有內核電源均斜升至 3.135V 以上。為了實現此目的,可以使用 從雙電源軌上電 中描述的方法之一,延遲 PD 號從低電平到高電平的轉換。
如果任何內核電源在 PD 號從低電平到高電平轉換前不能斜升到 3.135V 以上,那么可以在所有內核電源斜升后發(fā)出器件軟復位,以手動觸發(fā) VCO 校準和 PLL 啟動序列。