ZHCSOB1A october 2021 – june 2023 LMK1D1208P
PRODUCTION DATA
LMK1D1208P 時鐘緩沖器將兩個中的任何一個可選時鐘輸入(IN0 和 IN1)分配給 8 對差分 LVDS 時鐘輸出(OUT0 至 OUT7),通過超小延遲實現時鐘分配。輸入可以為 LVDS、LVPECL、LVCMOS、HCSL 或 CML。
LMK1D1208P 專為驅動 50? 傳輸線路而設計。在單端模式下驅動輸入時,對未使用的負輸入引腳施加適當的偏置電壓(請參閱圖 9-6)。IN_SEL 引腳用于選擇要發送到輸出的輸入。該器件支持失效防護輸入功能。該器件還整合了輸入遲滯,可防止在沒有輸入信號的情況下輸出隨機振蕩。
各個 LVDS 差分輸出均可通過將對應的 OEx 引腳設置為邏輯高電平“1”來實現。如果此引腳設置為邏輯低電平“0”,輸出將被禁用,呈現高阻態,從而降低功耗。
該器件可在 1.8V、2.5V 或 3.3V 電源環境下工作,額定溫度范圍是 –40°C 至 105°C(環境溫度)。