ZHCSCZ5F December 2013 – August 2025 LMK00334
PRODUCTION DATA
LMK00334 具有兩個通用輸入(CLKin0/CLKin0* 和 CLKin1/CLKin1*),可接受符合電氣特性 中規定輸入要求的直流耦合 3.3V 或 2.5V LVPECL、LVDS、CML、SSTL 及其他差分和單端信號。由于具有寬輸入共模電壓范圍 (VCM) 和輸入電壓擺幅 (VID)/動態范圍,該器件可以接受各種信號。對于 50% 占空比和直流平衡信號,還可以采用交流耦合將輸入信號移位到 VCM 范圍內。請參閱終止和使用時鐘驅動器 以了解信號接口和端接技術。
為了實現可能的更佳相位噪聲和抖動性能,輸入必須具有 3V/ns(差分)或更高的高壓擺率。以較低的壓擺率驅動輸入可降低本底噪聲和抖動。因此,建議使用差分信號輸入而不是單端信號輸入,因為差分信號輸入通常可提供更高的壓擺率和共模抑制。請參閱典型特性 中的本底噪聲與 CLKin 壓擺率間的關系 和 RMS 抖動與 CLKin 壓擺率間的關系 圖。
雖然 TI 建議使用差分信號輸入來驅動 CLKin/CLKin* 對,但如果時鐘符合電氣特性 中列出的 CLKin 引腳的單端輸入規格,也可以使用單端時鐘來驅動。對于較大的單端輸入信號(例如 3.3V 或 2.5V LVCMOS),必須在輸入端附近放置一個 50Ω 負載電阻器以實現信號衰減,防止輸入過驅和線路端接,從而更大限度地減少反射。同樣,單端輸入壓擺率必須盡可能高,以更大限度地減少性能下降。CLKin 輸入的內部偏置電壓約為 1.4V,因此輸入可以進行交流耦合,如圖 8-2 所示。LVCMOS 驅動器的輸出阻抗加上 Rs 必須接近 50Ω,以匹配傳輸線路和負載終端的特征阻抗。
單端時鐘也可以直流耦合到 CLKinX,如圖 8-3 所示。50Ω 負載電阻器必須放在 CLKin 輸入端附近,以實現信號衰減和線路端接。由于驅動器單端擺幅的一半 (VO,PP/2) 驅動 CLKinX,因此 CLKinX* 必須從外部偏置到衰減輸入擺幅的中點電壓 ((VO,PP/2) × 0.5)。外部偏置電壓必須在規定的輸入共模電壓 (VCM) 范圍內。這可以通過使用 kΩ 范圍內的外部偏置電阻器(RB1 和 RB2)或另一個低噪聲電壓基準來實現。這驗證了輸入擺幅在輸入壓擺率最高點是否超過閾值電壓。
如果未使用晶體振蕩器電路,則可以使用單端外部時鐘驅動 OSCin 輸入,如圖 8-4 所示。輸入時鐘必須交流耦合到 OSCin 引腳(該引腳具有內部生成的輸入偏置電壓),并且 OSCout 引腳必須保持懸空。雖然 OSCin 提供了一個多路復用外部時鐘的備用輸入,但 TI 建議使用任一通用輸入 (CLKinX),因這些輸入可提供更高的工作頻率、更好的共模和電源噪聲抑制,并在電源電壓和溫度變化范圍內具有更優的性能。