ZHCSMR0B May 2020 – May 2022 DRV8932
PRODUCTION DATA
在將輸出負(fù)載連接至 VM 電源后,可將負(fù)載電流調(diào)節(jié)至 ITRIP 電平。OUT1 和 OUT2 輸出的 ITRIP 電流電平由 VREF12 引腳進(jìn)行控制,而 OUT3 和 OUT4 輸出的 ITRIP 電平則由 VREF34 引腳進(jìn)行控制。您可以使用以下公式計算 ITRIP 電流 (ITRIP):ITRIP (A) = VREF (V)/2.2 (V/A)。通過在 DVDD 引腳和接地之間連接電阻分壓器,可以對 VREF 電壓進(jìn)行編程。兩個 VREF 引腳可以連接在一起,從而為所有(四個)輸出通道編程相同的 ITRIP 電流。
DRV8932 可同時驅(qū)動連接至 VM 電源的四個電阻或電感負(fù)載。當(dāng) INx = 0 時,低側(cè) FET 將開啟,直至電流增長并達(dá)到 ITRIP 電平。一旦負(fù)載電流等于 ITRIP,低側(cè) FET 將關(guān)閉,高側(cè) FET 則將在關(guān)斷時間(由 TOFF 引腳決定)內(nèi)保持開啟狀態(tài)。關(guān)斷時間結(jié)束后,將重新開啟低側(cè) FET 并重復(fù)該循環(huán)。該器件支持動態(tài)更改關(guān)斷時間。在更改關(guān)斷時間設(shè)置后,新的關(guān)斷時間設(shè)置將在 10μs 的抗尖峰脈沖時間之后生效。
對于連接至 VM 的電阻負(fù)載,如果 ITRIP 高于 (VM/RLOAD),則在 INx = 0 時會將負(fù)載電流調(diào)節(jié)至 VM/RLOAD 電平。對于連接至 VM 的電感負(fù)載,應(yīng)確保在每個周期對電流進(jìn)行足夠的衰減,以防止失控并觸發(fā)過流保護(hù)。下面介紹了不同的使用情況:
圖 7-3 電阻負(fù)載連接至 VM,逐周期控制,ITRIP 高于 VM/RLOAD。
圖 7-4 電感負(fù)載連接至 VM,固定關(guān)斷時間電流斬波控制負(fù)載電流的另外一種方式是逐周期控制模式,該模式下會控制 INx 輸入引腳的 PWM 脈沖寬度。這樣即可通過外部控制器來額外控制電流斬波方案。對于連接至 VM 的負(fù)載,當(dāng) INx = 0 時,流經(jīng)該負(fù)載的電流將增加;當(dāng) INx = 1 時,流經(jīng)該負(fù)載的電流將衰減。通過適當(dāng)選擇 INx 脈沖的占空比,可以將電流調(diào)節(jié)到目標(biāo)值。下面介紹了各種此類使用情況:
圖 7-5 電感負(fù)載連接至 VM,逐周期控制
圖 7-6 電感負(fù)載連接至 VM,逐周期控制,T 必須短于 DRV8932 的 TOFF。同樣,也可以通過控制 INx 引腳的脈沖寬度來控制流經(jīng)接地負(fù)載的電流:INx = 1 時電流增加,INx = 0 時電流衰減。下面介紹了這兩種使用情況:
圖 7-7 電感負(fù)載接地,逐周期控制.
圖 7-8 電阻負(fù)載接地,逐周期控制. | TOFF | 關(guān)斷時間 tOFF |
|---|---|
| 0 | 7μs |
| 1 | 16μs |
| 高阻態(tài) | 24μs |
| 330k? 至 GND | 32μs |