ZHCSRL4A August 2024 – June 2025 AMC0106M05
PRODUCTION DATA
圖 6-2 概念化了 AMC0106M05 中實(shí)現(xiàn)的二階開(kāi)關(guān)電容器前饋 ΔΣ 調(diào)制器。從輸入電壓 VIN = (VINP – VINN) 中減去 1 位數(shù)模轉(zhuǎn)換器 (DAC) 的輸出 V5。該減法在第一積分器級(jí)的輸入端提供模擬電壓 V1。第一個(gè)積分器的輸出饋送第二積分器級(jí)的輸入。結(jié)果是輸出電壓 V3 與輸入信號(hào) VIN 和第一個(gè)積分器的輸出 V2 相加。根據(jù)所得電壓 V4 的極性,比較器的輸出將改變。在這種情況下,1 位 DAC 通過(guò)改變相關(guān)的模擬輸出電壓 V5,對(duì)下一個(gè)時(shí)鐘脈沖做出響應(yīng)。因而會(huì)導(dǎo)致積分器向相反方向移動(dòng),并強(qiáng)制積分器輸出值跟蹤平均輸入值。
為了減少失調(diào)電壓和溫漂,積分器會(huì)以設(shè)置為 fCLKIN/16 的斬波頻率進(jìn)行斬波穩(wěn)定。圖 6-3 展示了由 20MHz 調(diào)制器時(shí)鐘的斬波頻率生成的 1.25MHz 雜散。
| sinc3 濾波器,OSR = 1,fCLKIN = 20MHz,fIN = 1kHz |