ZHCAC14 January 2023 DP83TC812R-Q1 , DP83TC812S-Q1
將 PHY 配置為主器件需要寫入一系列寄存器,這是為了符合 Open Alliance 規范而需要滿足的最低要求。更多有關這些規范的信息,請參閱 DP83TC812、DP83TC813 和 DP83TC814:Open Alliance 規范合規性測試所用的配置 應用手冊。
表 4-1 是 MDIO 線路上的數據寫入時間表。總的來說,對發送的數據進行解碼顯示,該系統的時間間隔 T8(將 PHY 配置為主器件所需的時間)為 3.914ms。
PHY 成功配置為主器件后,主 PHY 和從 PHY 開始握手過程以建立鏈路。PHY 的回波抵消器、擾頻器、均衡器和時序將經過訓練以提供正確的通信。測得的時間間隔 T9 為 14.541ms。
| 時間 (ms) | 寄存器 | 數據(寫入) | 操作 |
|---|---|---|---|
| 0 | tms_cfg_start:MDIO 主器件配置開始 | ||
| 0.010 | 0x001F | 0x8000 | 硬復位 |
| 0.225 | 0x0523 | 0x0001 | 禁用鏈路 |
| 0.396 | 0x0834 | 0xC001 | 將 PHY 配置為主器件 |
| 0.396–2.370 | 為縮短鏈路時間而進行的配置 | ||
| 2.370 | 0x001F | 0x4000 | 軟復位 |
| 2.584 | 0x0523 | 0x0000 | 啟用鏈路 |
| 3.914 | 0x001F | 0x4000 | tms_cfg_end:軟復位 |
| 18.455 | tlink:LED0 亮起。PHY 已鏈接。 |