ZHCA975A March 2019 – December 2019 TPS6521815 , TPS6521845 , TPS65218D0
您可以更改 PMIC 嗎?
將多軌電源管理 IC (PMIC) 用于 應(yīng)用 處理器是很常見的,但通常來(lái)說(shuō),供應(yīng)商會(huì)對(duì)每種處理器應(yīng)使用的 PMIC 給出建議。即使建議的 PMIC 對(duì)于處理器的需求而言并不是理想的選擇,但通常出于復(fù)雜性的考慮,很難將 PMIC 換成其他解決方案。此技術(shù)手冊(cè)旨在說(shuō)明 TPS6521815 PMIC 可為 i.MX 6Solo 和 6DualLite 處理器供電。
為什么選擇使用 TPS6521815?
TPS6521815 器件的輸入范圍為 2.7V 至 5.5V,使其非常適合用于由 3.3V 或 5V 直流電源或鋰離子電池供電的模塊上系統(tǒng) 應(yīng)用 。該器件具有四個(gè)降壓轉(zhuǎn)換器,可提供 ARM®和 SoC 內(nèi)核所需的 1.35V 和 1.325V 電源軌、DDR3L(或 DDR3)存儲(chǔ)器所需的 1.35V(或 1.5V)電源軌以及 I/O 所需的 3.3V 電源軌。低壓降 (LDO) 穩(wěn)壓器為 SD 卡、NAND 閃存和 JTAG I/O 提供 1.8V 的電壓。TPS6521815 會(huì)按照 i.MX 6Solo 和 6DualLite 處理器的正確加電順序自動(dòng)對(duì)這些電源軌進(jìn)行排序。
如何進(jìn)行切換?
TPS6521815 的輸出電壓和加電順序由 EEPROM 支持的寄存器映射確定,該寄存器映射可使用 BOOSTXL-TPS65218 插槽式升壓套件進(jìn)行編程。TPS6521815RSLR 的樣片可以在產(chǎn)品開發(fā)的原型設(shè)計(jì)階段進(jìn)行編程,并焊接在 TPS65218EVM-100 或最終產(chǎn)品的原型 PCB 上,以評(píng)估 PMIC 的性能。要訂購(gòu)與該技術(shù)手冊(cè)相匹配且適用于 NXP i.MX 6Solo、6DualLite 處理器的 TPS6521815RSLR 預(yù)編程樣片,請(qǐng)與 ARROW 公司的編程服務(wù)組織聯(lián)系。
| TPS6521815 | i.MX 6Solo/6DualLite | |||||
|---|---|---|---|---|---|---|
| 加電序列 | 電源(輸出) | 輸出電流 [mA] | 輸出電壓 [V] | 電源(輸入) | 額定電壓 [V] | 最大電流 [mA] |
| 1 | DCDC1 | 1800 | 1.35(2) | VDD_ARM | 最小值:1.275
最大值:1.5 |
1320 (i.MX 6Solo)
844-2200 (i.MX 6DualLite)(3) |
| 1 | DCDC2 | 1800 | 1.325(2) | VDD_SOC | 最小值:1.275
最大值:1.5 |
878-1260(3) |
| 3 | DCDC3 | 1800 | 1.35(或 1.5) | NVCC_DRAM、NVCC_DRAM_CKE | 最小值:1.283
典型值:1.35 最大值:1.45 |
1000 |
| 0 | DCDC4 | 1600 | 3.3 | VDD_HIGH_IN、VDD_SNVS_IN、NVCC_GPIO(1) | 最小值:2.9
最大值:3.3 |
125 + 最大 IO 電流 |
| 5 | LDO1 | 200 | 1.8 | NVCC_NANDF、NVCC_SDx、NVCC_JTAG、NVCC_ENET、NVCC_CSI、NVCC_EIM、NVCC_LCD | 最小值:1.65
最大值:3.6 |
不適用 |
| 5 | 外部LDO(4) | 500 | 1.2 | 1.2V 外設(shè) | 不適用 | 不適用 |
| 不適用 | LS2 | 100 | 5 | USB_H1_VBUS、USB_OTG_VBUS | 最小值:4.4
最大值:5.25 |
25 |
| 處理器 | 標(biāo)題 |
| i.MX 7Solo 和 7Dual | 使用 TPS6521815 PMIC 為 NXP i.MX 7 處理器供電 |
| i.MX 8M Mini | 使用 TPS6521815 和 LP8733-Q1 PMIC 為 NXP i.MX 8M Mini 供電 |