ZHCA973B April 2019 – December 2019 LP8733 , TPS6521815 , TPS6521825 , TPS65218D0
可以更改 PMIC 嗎?
將多軌電源管理 IC (PMIC) 用于 應(yīng)用 處理器是很常見的,但通常來說,供應(yīng)商會對每種處理器必須使用的 PMIC 給出建議。即使建議的 PMIC 對于處理器的需求而言并不是理想的選擇,但通常出于復雜性的考慮,很難將 PMIC 換成其他解決方案。此技術(shù)手冊旨在說明 TPS6521825 和 LP873347 PMIC 可為 i.MX 8M Mini 和 i.MX 8M Nano 處理器供電。
為什么選擇使用 TPS6521825 和 LP873347?
TPS6521825 和 LP873347 器件的輸入范圍為 2.8V 至 5.5V,使該解決方案非常適合用于由 3.3V 或 5V 直流電源或鋰離子電池供電的 應(yīng)用 。LP873347 器件具有兩個降壓轉(zhuǎn)換器,可提供 ARM®和 VPU/GPU/DRAM 內(nèi)核所需的動態(tài)(0.85V 至 1.0V)電源軌,而兩個 300mA LDO 可以為 MIPI 供電。TPS6521825 器件具有四個降壓轉(zhuǎn)換器,這些轉(zhuǎn)換器可以生成 SoC 內(nèi)核所需的另一個 0.85V 電源軌、DDR4(或 DDR3L)存儲器所需的 1.2V(或 1.35V)電源軌、I/O 所需的 3.3V 電源軌和額外 I/O 所需的 1.8V 電源軌。低壓降 (LDO) 穩(wěn)壓器能夠以高達 400mA 的電流為處理器模擬域提供 1.8V 的電壓。TPS6521825 會按照 i.MX 8M Mini 和 Nano 處理器的正確加電順序自動對這些電源軌進行排序。
設(shè)計人員如何進行切換?
TPS6521825 輸出電壓和加電順序由 EEPROM 支持的寄存器映射確定,該寄存器映射可以進行預(yù)編程以便與 LP873347 協(xié)同工作,從而為 i.MX 8M Mini 和 Nano 處理器供電。要訂購與該技術(shù)手冊相匹配且適用于 NXP i.MX 8M Mini 和 Nano 處理器的 TPS6521825RSLR 和 LP873347RHDR 預(yù)編程樣片,請訪問 TPS6521825 產(chǎn)品文件夾和 LP8733 產(chǎn)品文件夾。
| TPS6521825 和 LP873347 PMIC | i.MX 8M Mini、Nano 處理器 | |||||
|---|---|---|---|---|---|---|
| 加電序列 | 電源(輸出) | 輸出電流 [mA] | 輸出電壓 [V] | 電源(輸入) | 額定電壓 [V] | 最大電流 [mA] |
| 4 | LP873347
Buck0 |
3000 | 0.85/0.9(2)/0.95 | VDD_VPU(4)、VDD_GPU、VDD_DRAM、VDD_DRAM_PLL_0P8 | 0.805(最小值)、0.9(最大值)/
0.855(最小值)、0.95(最大值)/ 0.9(最小值)、1.0(最大值) |
2500 |
| 5 | LP873347
Buck1 |
3000 | 0.85/0.95(2)/1.0 | VDD_ARM | 0.805(最小值)、0.95(最大值)/
0.9(最小值)、1.0(最大值)/ 0.95(最小值)、1.05(最大值) |
2200 |
| 10 | LP873347
LDO0 |
300 | 1.2 | VDD_MIPI_1P2 | 最小值:1.14
最大值:1.26 |
4 |
| 4 | LP873347
LDO1 |
300 | 0.9 | VDD_MIPI_0P9 | 最小值:0.855
最大值:1.0 |
256 |
| 3 | TPS6521825
DCDC1 |
1800 | 0.85 | VDD_SOC、VDD_ANA_0P8、Misc_0P8 | 最小值:0.805
最大值:0.9 |
1050 |
| 8 | TPS6521825
DCDC2 |
1800 | 1.1(2) | NVCC_DRAM | 最小值:1.14
最大值:1.26 |
≈1500(1) |
| 9 | TPS6521825
DCDC3 |
1800 | 3.3 | NVCC_xxx (3.3V) | 最小值:3.0
最大值:3.6 |
IO 電流 |
| 7 | TPS6521825
DCDC4 |
1600 | 1.8 | NVCC_xxx (1.8V) | 最小值:1.71
最大值:1.89 |
IO 電流 |
| 6 | TPS6521825
LDO1 |
400 | 1.8 | VDD_ANAx_1P8、Misc_1P8 | 最小值:0.78
最大值:0.9 |
366 |
| 2 | TPS6521825
DCDC5 |
25 | 0.8(3) | VDD_SNVS_0P8 | 最小值:0.76
最大值:0.9 |
10 |
| 1 | TPS6521825
DCDC6 |
25 | 1.8 | NVCC_SNVS_1P8 | 最小值:1.62
最大值:1.98 |
3 |
| 不適用 | TPS6521825
LS2/LS3 |
1820 | 5 | MIPI CSI、MIPI DSI、其他 5V 外設(shè) | 不適用 | ≈900(1) |
| 處理器 | 標題 |
| i.MX 6Solo 和 6DualLite | 使用 TPS6521815 PMIC 為 NXP i.MX 6Solo、6DualLite 供電 |
| i.MX 7Solo 和 7Dual | 使用 TPS6521815 PMIC 為 NXP i.MX 7 處理器供電 |