ZHCSWR0A July 2024 – October 2024 LMG2100R026
PRODUCTION DATA
請參考 PDF 數(shù)據(jù)表獲取器件具體的封裝圖。
| 引腳 | I/O(1) | 說明 | |
|---|---|---|---|
| 名稱 | 編號 | ||
| NC | 1–4、8、9、16 | — | 內(nèi)部未連接。保持懸空。 |
| SW | 5 | P | 開關節(jié)點。在內(nèi)部連接到 HS 引腳。 |
| PGND | 6、17、18 | G | 電源地。低側 GaN FET 源極。內(nèi)部連接到低側 GaN FET 源極。 |
| VIN | 7 | P | 輸入電壓引腳。內(nèi)部連接到高側 GaN FET 漏極。 |
| HB | 10 | P | 高側柵極驅動器自舉電源軌。將旁路電容器連接到 HS。 |
| HS | 11 | P | 高側 GaN FET 源極連接。 |
| HI | 12 | I | 高側柵極驅動器控制輸入。 |
| LI | 13 | I | 低側柵極驅動器控制輸入。 |
| VCC | 14 | P | 5V 器件電源。 |
| AGND | 15 | G | 模擬地。內(nèi)部連接到低側 GaN FET 源極。 |